Datasheet Texas Instruments 74SSTUB32868ZRHR — Ficha de datos
Fabricante | Texas Instruments |
Serie | 74SSTUB32868 |
Numero de parte | 74SSTUB32868ZRHR |

Búfer registrado de 28 bits a 56 bits con prueba de paridad de direcciones 176-NFBGA -40 a 85
Hojas de datos
28-Bit to 56-Bit Registered Buffer with Address-Parity Test datasheet
PDF, 973 Kb, Revisión: C, Archivo publicado: marzo 12, 2009
Extracto del documento
Precios
Estado
Estado del ciclo de vida | Activo (Recomendado para nuevos diseños) |
Disponibilidad de muestra del fabricante | No |
Embalaje
Pin | 176 |
Package Type | ZRH |
Industry STD Term | NFBGA |
JEDEC Code | R-PBGA-N |
Package QTY | 1000 |
Carrier | LARGE T&R |
Device Marking | SB868 |
Width (mm) | 6 |
Length (mm) | 15 |
Thickness (mm) | .8 |
Pitch (mm) | .65 |
Max Height (mm) | 1.2 |
Mechanical Data | Descargar |
Paramétricos
Absolute Jitter (Peak-to-Peak Cycle or Period Jitter) | N/A ps |
Function | DDR2 Register |
Number of Outputs | 56 |
Operating Frequency Range(Max) | 410 MHz |
Operating Temperature Range | -40 to 85 C |
Output Drive | 8 mA |
Package Group | NFBGA |
Package Size: mm2:W x L | 176NFBGA: 90 mm2: 6 x 15(NFBGA) PKG |
Rating | Catalog |
VCC | 1.8 V |
t(phase error) | N/A ps |
tsk(o) | N/A ps |
Plan ecológico
RoHS | Obediente |
Notas de aplicación
- DDR2 Memory Interface Clocks and Registers - OverviewPDF, 308 Kb, Archivo publicado: marzo 25, 2009
This application report gives an overview of the existing JEDEC DDR2 Register and PLL Buffer specifications and compliant TI devices.
Linea modelo
Serie: 74SSTUB32868 (1)
- 74SSTUB32868ZRHR
Clasificación del fabricante
- Semiconductors > Clock and Timing > Memory Interface Clocks and Registers