Datasheet Texas Instruments 74SSTUB32865ZJBR — Ficha de datos

FabricanteTexas Instruments
Serie74SSTUB32865
Numero de parte74SSTUB32865ZJBR
Datasheet Texas Instruments 74SSTUB32865ZJBR

Búfer registrado de 28 bits a 56 bits con prueba de paridad de direcciones 160-NFBGA -40 a 85

Hojas de datos

28-BIT TO 56-BIT REGISTERED BUFFER WITH ADDRESS-PARITY TEST datasheet
PDF, 766 Kb, Archivo publicado: nov 19, 2007

Precios

Estado

Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNo

Embalaje

Pin160
Package TypeZJB
Industry STD TermNFBGA
JEDEC CodeR-PBGA-N
Package QTY1000
CarrierLARGE T&R
Device MarkingSB865
Width (mm)9
Length (mm)13
Thickness (mm).77
Pitch (mm).65
Max Height (mm)1.2
Mechanical DataDescargar

Paramétricos

Absolute Jitter (Peak-to-Peak Cycle or Period Jitter)N/A ps
FunctionDDR2 Register
Number of Outputs56
Operating Frequency Range(Max)410 MHz
Operating Temperature Range-40 to 85 C
Output Drive8 mA
Package GroupNFBGA
Package Size: mm2:W x L160NFBGA: 117 mm2: 9 x 13(NFBGA) PKG
RatingCatalog
VCC1.8 V
t(phase error)N/A ps
tsk(o)N/A ps

Plan ecológico

RoHSObediente

Notas de aplicación

  • DDR2 Memory Interface Clocks and Registers - Overview
    PDF, 308 Kb, Archivo publicado: marzo 25, 2009
    This application report gives an overview of the existing JEDEC DDR2 Register and PLL Buffer specifications and compliant TI devices.

Linea modelo

Serie: 74SSTUB32865 (1)
  • 74SSTUB32865ZJBR

Clasificación del fabricante

  • Semiconductors > Clock and Timing > Memory Interface Clocks and Registers