Datasheet Texas Instruments SN65LVDT34 — Ficha de datos

FabricanteTexas Instruments
SerieSN65LVDT34
Datasheet Texas Instruments SN65LVDT34

Receptor LVDS dual con rango de modo común de -4 a 5V

Hojas de datos

High Speed Differential Receivers datasheet
PDF, 982 Kb, Revisión: B, Archivo publicado: nov 4, 2004
Extracto del documento

Precios

Estado

SN65LVDT34DSN65LVDT34DG4SN65LVDT34DRSN65LVDT34DRG4
Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNoNoNoNo

Embalaje

SN65LVDT34DSN65LVDT34DG4SN65LVDT34DRSN65LVDT34DRG4
N1234
Pin8888
Package TypeDDDD
Industry STD TermSOICSOICSOICSOIC
JEDEC CodeR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-G
Package QTY757525002500
CarrierTUBETUBELARGE T&RLARGE T&R
Device MarkingLVDT34LVDT34LVDT34LVDT34
Width (mm)3.913.913.913.91
Length (mm)4.94.94.94.9
Thickness (mm)1.581.581.581.58
Pitch (mm)1.271.271.271.27
Max Height (mm)1.751.751.751.75
Mechanical DataDescargarDescargarDescargarDescargar

Paramétricos

Parameters / ModelsSN65LVDT34D
SN65LVDT34D
SN65LVDT34DG4
SN65LVDT34DG4
SN65LVDT34DR
SN65LVDT34DR
SN65LVDT34DRG4
SN65LVDT34DRG4
Device TypeReceiverReceiverReceiverReceiver
ESD HBM, kV15151515
FunctionReceiverReceiverReceiverReceiver
ICC(Max), mA12121212
Input SignalCMOS,ECL,LVCMOS,LVDS,LVECL,LVPECL,PECLCMOS,ECL,LVCMOS,LVDS,LVECL,LVPECL,PECLCMOS,ECL,LVCMOS,LVDS,LVECL,LVPECL,PECLCMOS,ECL,LVCMOS,LVDS,LVECL,LVPECL,PECL
No. of Rx2222
Operating Temperature Range, C-40 to 85-40 to 85-40 to 85-40 to 85
Output SignalLVTTLLVTTLLVTTLLVTTL
Package GroupSOICSOICSOICSOIC
Package Size: mm2:W x L, PKG8SOIC: 29 mm2: 6 x 4.9(SOIC)8SOIC: 29 mm2: 6 x 4.9(SOIC)8SOIC: 29 mm2: 6 x 4.9(SOIC)8SOIC: 29 mm2: 6 x 4.9(SOIC)
ProtocolsLVDSLVDSLVDSLVDS
Signaling Rate, Mbps400400400400

Plan ecológico

SN65LVDT34DSN65LVDT34DG4SN65LVDT34DRSN65LVDT34DRG4
RoHSObedienteObedienteObedienteObediente

Linea modelo

Clasificación del fabricante

  • Semiconductors> Interface> LVDS/M-LVDS/ECL/CML> LVDS PHY (<800Mbps)