Datasheet Texas Instruments SN65LVDS387 — Ficha de datos

FabricanteTexas Instruments
SerieSN65LVDS387
Datasheet Texas Instruments SN65LVDS387

Controlador LVDS de 16 canales

Hojas de datos

SNx5LVDS3xx High-Speed Differential Line Drivers datasheet
PDF, 1.5 Mb, Revisión: G, Archivo publicado: enero 14, 2016
Extracto del documento

Precios

Estado

SN65LVDS387DGGSN65LVDS387DGGG4SN65LVDS387DGGRSN65LVDS387DGGRG4
Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNoNo

Embalaje

SN65LVDS387DGGSN65LVDS387DGGG4SN65LVDS387DGGRSN65LVDS387DGGRG4
N1234
Pin64646464
Package TypeDGGDGGDGGDGG
Industry STD TermTSSOPTSSOPTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-G
Package QTY252520002000
CarrierTUBETUBELARGE T&RLARGE T&R
Device MarkingLVDS387LVDS387LVDS387LVDS387
Width (mm)6.16.16.16.1
Length (mm)17171717
Thickness (mm)1.151.151.151.15
Pitch (mm).5.5.5.5
Max Height (mm)1.21.21.21.2
Mechanical DataDescargarDescargarDescargarDescargar

Paramétricos

Parameters / ModelsSN65LVDS387DGG
SN65LVDS387DGG
SN65LVDS387DGGG4
SN65LVDS387DGGG4
SN65LVDS387DGGR
SN65LVDS387DGGR
SN65LVDS387DGGRG4
SN65LVDS387DGGRG4
Device TypeDriverDriverDriverDriver
ESD HBM, kV15151515
FunctionDriverDriverDriverDriver
ICC(Max), mA95959595
Input SignalLVTTLLVTTLLVTTLLVTTL
No. of Tx16161616
Operating Temperature Range, C-40 to 85-40 to 85-40 to 85-40 to 85
Output SignalLVDSLVDSLVDSLVDS
Package GroupTSSOPTSSOPTSSOPTSSOP
Package Size: mm2:W x L, PKG64TSSOP: 138 mm2: 8.1 x 17(TSSOP)64TSSOP: 138 mm2: 8.1 x 17(TSSOP)64TSSOP: 138 mm2: 8.1 x 17(TSSOP)64TSSOP: 138 mm2: 8.1 x 17(TSSOP)
ProtocolsLVDSLVDSLVDSLVDS
Signaling Rate, Mbps630630630630

Plan ecológico

SN65LVDS387DGGSN65LVDS387DGGG4SN65LVDS387DGGRSN65LVDS387DGGRG4
RoHSObedienteObedienteObedienteObediente

Notas de aplicación

  • Using Signaling Rate and Transfer Rate (Rev. A)
    PDF, 258 Kb, Revisión: A, Archivo publicado: feb 7, 2005
    This document defines data signaling rate and data transfer rate, and it demonstrates the differences between them. Taking the SN65LVDS386 and SN65LVDS387 16-channellow-voltage differential (LVDS) line drivers and receivers with random parallel data of various bandwidths as an example, this document discusses the components that make up the system timing budget and presents empirical data on cro

Linea modelo

Clasificación del fabricante

  • Semiconductors> Interface> LVDS/M-LVDS/ECL/CML> LVDS PHY (<800Mbps)