Datasheet Texas Instruments LMK03000 — Ficha de datos

FabricanteTexas Instruments
SerieLMK03000
Datasheet Texas Instruments LMK03000

Acondicionador de reloj de precisión con VCO integrado

Hojas de datos

LMK03000 Family Precision Clock Conditioner with Integrated VCO datasheet
PDF, 1.1 Mb, Revisión: O, Archivo publicado: marzo 15, 2013
Extracto del documento

Precios

Estado

LMK03000CISQ/NOPBLMK03000CISQX/NOPBLMK03000DISQ/NOPBLMK03000DISQE/NOPBLMK03000DISQX/NOPBLMK03000ISQ/NOPBLMK03000ISQX/NOPB
Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNoNoNoNoNo

Embalaje

LMK03000CISQ/NOPBLMK03000CISQX/NOPBLMK03000DISQ/NOPBLMK03000DISQE/NOPBLMK03000DISQX/NOPBLMK03000ISQ/NOPBLMK03000ISQX/NOPB
N1234567
Pin48484848484848
Package TypeRHSRHSRHSRHSRHSRHSRHS
Industry STD TermWQFNWQFNWQFNWQFNWQFNWQFNWQFN
JEDEC CodeS-PQFP-NS-PQFP-NS-PQFP-NS-PQFP-NS-PQFP-NS-PQFP-NS-PQFP-N
Package QTY2502500100025025002502500
CarrierSMALL T&RLARGE T&RLARGE T&RSMALL T&RLARGE T&RSMALL T&RLARGE T&R
Device MarkingK03000CIK03000CIK03000DIK03000DIK03000DIK03000 IK03000 I
Width (mm)7777777
Length (mm)7777777
Thickness (mm).75.75.75.75.75.75.75
Pitch (mm).5.5.5.5.5.5.5
Max Height (mm).8.8.8.8.8.8.8
Mechanical DataDescargarDescargarDescargarDescargarDescargarDescargarDescargar

Paramétricos

Parameters / ModelsLMK03000CISQ/NOPB
LMK03000CISQ/NOPB
LMK03000CISQX/NOPB
LMK03000CISQX/NOPB
LMK03000DISQ/NOPB
LMK03000DISQ/NOPB
LMK03000DISQE/NOPB
LMK03000DISQE/NOPB
LMK03000DISQX/NOPB
LMK03000DISQX/NOPB
LMK03000ISQ/NOPB
LMK03000ISQ/NOPB
LMK03000ISQX/NOPB
LMK03000ISQX/NOPB
Input LevelLVPECL, LVDS, LVCMOSLVPECL, LVDS, LVCMOSLVPECL, LVDS, LVCMOSLVPECL, LVDS, LVCMOSLVPECL, LVDS, LVCMOSLVPECL, LVDS, LVCMOSLVPECL, LVDS, LVCMOS
Number of Outputs9999999
Operating Temperature Range, C-40 to 85-40 to 85-40 to 85-40 to 85-40 to 85-40 to 85-40 to 85
Output Frequency(Max), MHz1570157015701570157015701570
Output Frequency(Min), MHz0.290.290.290.290.290.290.29
Output LevelLVDS, LVPECL, RFLVDS, LVPECL, RFLVDS, LVPECL, RFLVDS, LVPECL, RFLVDS, LVPECL, RFLVDS, LVPECL, RFLVDS, LVPECL, RF
Package GroupWQFNWQFNWQFNWQFNWQFNWQFNWQFN
Package Size: mm2:W x L, PKG48WQFN: 49 mm2: 7 x 7(WQFN)48WQFN: 49 mm2: 7 x 7(WQFN)48WQFN: 49 mm2: 7 x 7(WQFN)48WQFN: 49 mm2: 7 x 7(WQFN)48WQFN: 49 mm2: 7 x 7(WQFN)48WQFN: 49 mm2: 7 x 7(WQFN)48WQFN: 49 mm2: 7 x 7(WQFN)
ProgrammabilityuWireuWireuWireuWireuWireuWireuWire
Special FeaturesDesign Tool AvailableDesign Tool AvailableDesign Tool AvailableDesign Tool AvailableDesign Tool AvailableDesign Tool AvailableDesign Tool Available
VCC Core, V3.33.33.33.33.33.33.3
VCC Out, V3.33.33.33.33.33.33.3

Plan ecológico

LMK03000CISQ/NOPBLMK03000CISQX/NOPBLMK03000DISQ/NOPBLMK03000DISQE/NOPBLMK03000DISQX/NOPBLMK03000ISQ/NOPBLMK03000ISQX/NOPB
RoHSObedienteObedienteObedienteObedienteObedienteObedienteObediente

Notas de aplicación

  • AN-1865 Frequency Synthesis and Planning for PLL Architectures (Rev. C)
    PDF, 173 Kb, Revisión: C, Archivo publicado: abr 26, 2013
    This application report demonstrates the importance of understanding the least common multiple (LCM) and greatest common divisor (GCD).
  • AN-1821 CPRI Repeater System (Rev. A)
    PDF, 1.2 Mb, Revisión: A, Archivo publicado: abr 26, 2013
    This application report implements the Common Public Radio Interface (CPRI) for Remote Radio Heads(RRHs). The designer can use this application report for developing CPRI-based repeater systems inpoint-to-point or multi-hop configurations. This application report consists of:Designs for the CPRI SerDes Repeater Boards for the Radio Equipment (RE) and Radio EquipmentController (REC)
  • Phase Synchronization with Multiple Devices and Frequencies (Rev. A)
    PDF, 199 Kb, Revisión: A, Archivo publicado: abr 26, 2013
    This application note discusses how phase synchronization can be achieved when multiple chips are involved and also when the frequencies are not the same.
  • Generating Precision Clocks for Time- Interleaved ADCs
    PDF, 680 Kb, Archivo publicado: agosto 2, 2007
  • High Speed ADCs with Interfacing, Driving and Clocking Schemes (Rev. A)
    PDF, 178 Kb, Revisión: A, Archivo publicado: abr 26, 2013
    This application report discusses how the performance of high-speed pipeline ADCs can be optimized bydesigning the right clock circuitry, a good analog input network, as well as how to get the data at thesehigh speeds undistorted from the ADC onto an FPGA or ASIC.
  • AN-2006 Synchronizing a DP83640 PTP Master to a GPS Receiver (Rev. A)
    PDF, 35 Kb, Revisión: A, Archivo publicado: abr 26, 2013
    This application report discusses methods of synchronizing the precision time protocol (PTP) clock to aGPS receiver using the DP83640 precision PHYTERв„ў.
  • AN-1734 Using the LMK03000C to Clean Recovered Clocks (Rev. B)
    PDF, 193 Kb, Revisión: B, Archivo publicado: abr 26, 2013
    This application note delivers an example of how to clean recovered clocks, using the SCAN25100 SERDES and LMK03000C clock conditioner.

Linea modelo

Clasificación del fabricante

  • Semiconductors> Clock and Timing> Clock Generators> General Purpose