Datasheet Texas Instruments DS90CR287SLC/NOPB — Ficha de datos

FabricanteTexas Instruments
SerieDS90CR287
Numero de parteDS90CR287SLC/NOPB
Datasheet Texas Instruments DS90CR287SLC/NOPB

Transmisor de enlace de canal de 28 bits LVDS estroboscópico de datos de borde ascendente de + 3.3V - 85 MHz 64-NFBGA

Hojas de datos

DS90CR287/DS90CR288A 3.3V Rising Edge Data Strobe LVDS 28-Bit Channel Link 85MHz datasheet
PDF, 1.5 Mb, Revisión: G, Archivo publicado: marzo 5, 2013
Extracto del documento

Precios

Estado

Estado del ciclo de vidaNRND (No recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNo

Embalaje

Pin646464
Package TypeNZCNZCNZC
Industry STD TermNFBGANFBGANFBGA
JEDEC CodeS-PBGA-NS-PBGA-NS-PBGA-N
Package QTY360360360
CarrierJEDEC TRAY (10+1)JEDEC TRAY (10+1)JEDEC TRAY (10+1)
Device MarkingDS90CR287>BSLC
Width (mm)888
Length (mm)888
Thickness (mm)1.41.41.4
Pitch (mm).8.8.8
Max Height (mm)1.51.51.5
Mechanical DataDescargarDescargarDescargar

Paramétricos

Clock Max85 MHz
Clock Min20 MHz
Compression Ratio28 to 4
Data Throughput2380 Mbps
ESD7 kV
FunctionSerializer
Input CompatibilityLVCMOS
Operating Temperature Range-10 to 70 C
Output CompatibilityLVDS
Package GroupTSSOP
Package Size: mm2:W x L56TSSOP: 113 mm2: 8.1 x 14(TSSOP) PKG
Parallel Bus Width28 bits
ProtocolsChannel-Link I
RatingCatalog
Supply Voltage(s)3.3 V

Plan ecológico

RoHSObediente

Kits de diseño y Módulos de evaluación

  • Evaluation Modules & Boards: FLINK3V8BT-85
    Evaluation Kit for FPD-Link Family of Serializer and Deserializer LVDS Devices
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)

Notas de aplicación

  • Improving the Robustness of Channel Link Designs with Channel Link II Ser/Des (Rev. A)
    PDF, 62 Kb, Revisión: A, Archivo publicado: abr 26, 2013
    This application note discusses how system designers are able to use Channel Link II ser/Des to improve old and new channel link designs.
  • CHANNEL LINK Moving and Shaping Information In Point-To-Point Applications
    PDF, 269 Kb, Archivo publicado: oct 5, 1998
  • Multi-Drop Channel-Link Operation
    PDF, 212 Kb, Archivo publicado: oct 4, 2004
  • Receiver Skew Margin for Channel Link I and FPD Link I Devices
    PDF, 418 Kb, Archivo publicado: enero 13, 2016
  • AN-1108 Channel-Link PCB and Interconnect Design-In Guidelines
    PDF, 245 Kb, Archivo publicado: mayo 15, 2004
    Application Note 1108 Channel-Link PCB and Interconnect Design-In Guidelines

Linea modelo

Clasificación del fabricante

  • Semiconductors > Interface > LVDS/M-LVDS/PECL > SerDes/Channel-Link