Datasheet Texas Instruments DS90CR286AT-Q1 — Ficha de datos

FabricanteTexas Instruments
SerieDS90CR286AT-Q1
Datasheet Texas Instruments DS90CR286AT-Q1

Receptor LVDS estroboscópico de datos de borde ascendente de 3,3 V, enlace de canal de 28 bits, 66 MHz

Hojas de datos

DS90CR286AT-Q1 3.3 V Rising Edge Data Strobe LVDS Receiver 28-Bit Channel Link 66 MHz datasheet
PDF, 2.1 Mb, Revisión: A, Archivo publicado: dic 6, 2015
Extracto del documento

Precios

Estado

DS90CR286ATDGGQ1DS90CR286ATDGGRQ1
Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNo

Embalaje

DS90CR286ATDGGQ1DS90CR286ATDGGRQ1
N12
Pin5656
Package TypeDGGDGG
Industry STD TermTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-G
Package QTY342000
CarrierTUBELARGE T&R
Device MarkingDS90CR286ATQDGG
Width (mm)6.16.1
Length (mm)1414
Thickness (mm)1.151.15
Pitch (mm).5.5
Max Height (mm)1.21.2
Mechanical DataDescargarDescargar

Paramétricos

Parameters / ModelsDS90CR286ATDGGQ1
DS90CR286ATDGGQ1
DS90CR286ATDGGRQ1
DS90CR286ATDGGRQ1
Clock Max, MHz6666
Clock Min, MHz2020
Compression Ratio28 to 428 to 4
Data Throughput, Mbps18481848
ESD, kV44
FunctionDeserializerDeserializer
Input CompatibilityLVDSLVDS
Operating Temperature Range, C-40 to 105-40 to 105
Output CompatibilityLVCMOSLVCMOS
Package GroupTSSOPTSSOP
Package Size: mm2:W x L, PKG56TSSOP: 113 mm2: 8.1 x 14(TSSOP)56TSSOP: 113 mm2: 8.1 x 14(TSSOP)
Parallel Bus Width, bits2828
ProtocolsChannel-Link IChannel-Link I
RatingAutomotiveAutomotive
Supply Voltage(s), V3.33.3

Plan ecológico

DS90CR286ATDGGQ1DS90CR286ATDGGRQ1
RoHSObedienteObediente

Notas de aplicación

  • Receiver Skew Margin for Channel Link I and FPD Link I Devices
    PDF, 418 Kb, Archivo publicado: enero 13, 2016

Linea modelo

Serie: DS90CR286AT-Q1 (2)

Clasificación del fabricante

  • Semiconductors> Interface> Serializer, Deserializer> Channel Link I