Datasheet Texas Instruments DS90CR286ATDGGQ1 — Ficha de datos

FabricanteTexas Instruments
SerieDS90CR286AT-Q1
Numero de parteDS90CR286ATDGGQ1
Datasheet Texas Instruments DS90CR286ATDGGQ1

Receptor LVDS estroboscópico de datos de borde ascendente de 3,3 V Enlace de canal de 28 bits 66 MHz 56-TSSOP -40 a 105

Hojas de datos

DS90CR286AT-Q1 3.3 V Rising Edge Data Strobe LVDS Receiver 28-Bit Channel Link 66 MHz datasheet
PDF, 2.1 Mb, Revisión: A, Archivo publicado: dic 6, 2015
Extracto del documento

Precios

Estado

Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNo

Embalaje

Pin5656
Package TypeDGGDGG
Industry STD TermTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-G
Package QTY3434
CarrierTUBETUBE
Device MarkingDS90CR286ATQDGG
Width (mm)6.16.1
Length (mm)1414
Thickness (mm)1.151.15
Pitch (mm).5.5
Max Height (mm)1.21.2
Mechanical DataDescargarDescargar

Paramétricos

Clock Max66 MHz
Clock Min20 MHz
Compression Ratio28 to 4
Data Throughput1848 Mbps
ESD4 kV
FunctionDeserializer
Input CompatibilityLVDS
Operating Temperature Range-40 to 105 C
Output CompatibilityLVCMOS
Package GroupTSSOP
Package Size: mm2:W x L56TSSOP: 113 mm2: 8.1 x 14(TSSOP) PKG
Parallel Bus Width28 bits
ProtocolsChannel-Link I
RatingAutomotive
Supply Voltage(s)3.3 V

Plan ecológico

RoHSObediente

Kits de diseño y Módulos de evaluación

  • Evaluation Modules & Boards: FLINK3V8BT-85
    Evaluation Kit for FPD-Link Family of Serializer and Deserializer LVDS Devices
    Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)

Notas de aplicación

  • Receiver Skew Margin for Channel Link I and FPD Link I Devices
    PDF, 418 Kb, Archivo publicado: enero 13, 2016

Linea modelo

Serie: DS90CR286AT-Q1 (2)

Clasificación del fabricante

  • Semiconductors > Interface > LVDS/M-LVDS/PECL > SerDes/Channel-Link