Datasheet Texas Instruments DS90CR285 — Ficha de datos

FabricanteTexas Instruments
SerieDS90CR285
Datasheet Texas Instruments DS90CR285

Canal de 28 bits LVDS estroboscópico de datos de borde ascendente de + 3.3V - 66 MHz

Hojas de datos

DS90CR285/DS90CR286 3.3V Rising Edge Data Strobe LVDS 28Bit Channel Link- 66MHz datasheet
PDF, 1.5 Mb, Revisión: C, Archivo publicado: marzo 5, 2013
Extracto del documento

Precios

Estado

DS90CR285MTDDS90CR285MTD/NOPBDS90CR285MTDXDS90CR285MTDX/NOPB
Estado del ciclo de vidaNRND (No recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)NRND (No recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNoNoNo

Embalaje

DS90CR285MTDDS90CR285MTD/NOPBDS90CR285MTDXDS90CR285MTDX/NOPB
N1234
Pin56565656
Package TypeDGGDGGDGGDGG
Industry STD TermTSSOPTSSOPTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-G
Package QTY343410001000
CarrierTUBETUBELARGE T&RLARGE T&R
Device MarkingDS90CR285MTD>B>B>B
Width (mm)6.16.16.16.1
Length (mm)14141414
Thickness (mm)1.151.151.151.15
Pitch (mm).5.5.5.5
Max Height (mm)1.21.21.21.2
Mechanical DataDescargarDescargarDescargarDescargar

Paramétricos

Parameters / ModelsDS90CR285MTD
DS90CR285MTD
DS90CR285MTD/NOPB
DS90CR285MTD/NOPB
DS90CR285MTDX
DS90CR285MTDX
DS90CR285MTDX/NOPB
DS90CR285MTDX/NOPB
Clock Max, MHz66666666
Clock Min, MHz20202020
Compression Ratio28 to 428 to 428 to 428 to 4
Data Throughput, Mbps1848184818481848
ESD, kV7777
FunctionSerializerSerializerSerializerSerializer
Input CompatibilityLVCMOSLVCMOSLVCMOSLVCMOS
Operating Temperature Range, C-40 to 85-40 to 85-40 to 85-40 to 85
Output CompatibilityLVDSLVDSLVDSLVDS
Package GroupTSSOPTSSOPTSSOPTSSOP
Package Size: mm2:W x L, PKG56TSSOP: 113 mm2: 8.1 x 14(TSSOP)56TSSOP: 113 mm2: 8.1 x 14(TSSOP)56TSSOP: 113 mm2: 8.1 x 14(TSSOP)56TSSOP: 113 mm2: 8.1 x 14(TSSOP)
Parallel Bus Width, bits28282828
ProtocolsChannel-Link IChannel-Link IChannel-Link IChannel-Link I
RatingCatalogCatalogCatalogCatalog
Supply Voltage(s), V3.33.33.33.3

Plan ecológico

DS90CR285MTDDS90CR285MTD/NOPBDS90CR285MTDXDS90CR285MTDX/NOPB
RoHSSee ti.comObedienteSee ti.comObediente

Notas de aplicación

  • Improving the Robustness of Channel Link Designs with Channel Link II Ser/Des (Rev. A)
    PDF, 62 Kb, Revisión: A, Archivo publicado: abr 26, 2013
    This application note discusses how system designers are able to use Channel Link II ser/Des to improve old and new channel link designs.
  • CHANNEL LINK Moving and Shaping Information In Point-To-Point Applications
    PDF, 269 Kb, Archivo publicado: oct 5, 1998
  • Multi-Drop Channel-Link Operation
    PDF, 212 Kb, Archivo publicado: oct 4, 2004
  • AN-1108 Channel-Link PCB and Interconnect Design-In Guidelines
    PDF, 245 Kb, Archivo publicado: mayo 15, 2004
    Application Note 1108 Channel-Link PCB and Interconnect Design-In Guidelines
  • Receiver Skew Margin for Channel Link I and FPD Link I Devices
    PDF, 418 Kb, Archivo publicado: enero 13, 2016

Linea modelo

Clasificación del fabricante

  • Semiconductors> Interface> Serializer, Deserializer> Channel Link I