Datasheet Texas Instruments DS90CR285MTD/NOPB — Ficha de datos
Fabricante | Texas Instruments |
Serie | DS90CR285 |
Numero de parte | DS90CR285MTD/NOPB |
Canal de 28 bits LVDS estroboscópico de datos de borde ascendente de + 3.3V - 66 MHz 56-TSSOP -40 a 85
Hojas de datos
DS90CR285/DS90CR286 3.3V Rising Edge Data Strobe LVDS 28Bit Channel Link- 66MHz datasheet
PDF, 1.5 Mb, Revisión: C, Archivo publicado: marzo 5, 2013
Extracto del documento
Precios
Estado
Estado del ciclo de vida | Activo (Recomendado para nuevos diseños) |
Disponibilidad de muestra del fabricante | Sí |
Embalaje
Pin | 56 | 56 |
Package Type | DGG | DGG |
Industry STD Term | TSSOP | TSSOP |
JEDEC Code | R-PDSO-G | R-PDSO-G |
Package QTY | 34 | 34 |
Carrier | TUBE | TUBE |
Device Marking | >B | DS90CR285MTD |
Width (mm) | 6.1 | 6.1 |
Length (mm) | 14 | 14 |
Thickness (mm) | 1.15 | 1.15 |
Pitch (mm) | .5 | .5 |
Max Height (mm) | 1.2 | 1.2 |
Mechanical Data | Descargar | Descargar |
Paramétricos
Clock Max | 66 MHz |
Clock Min | 20 MHz |
Compression Ratio | 28 to 4 |
Data Throughput | 1848 Mbps |
ESD | 7 kV |
Function | Serializer |
Input Compatibility | LVCMOS |
Operating Temperature Range | -40 to 85 C |
Output Compatibility | LVDS |
Package Group | TSSOP |
Package Size: mm2:W x L | 56TSSOP: 113 mm2: 8.1 x 14(TSSOP) PKG |
Parallel Bus Width | 28 bits |
Protocols | Channel-Link I |
Rating | Catalog |
Supply Voltage(s) | 3.3 V |
Plan ecológico
RoHS | Obediente |
Kits de diseño y Módulos de evaluación
- Evaluation Modules & Boards: FLINK3V8BT-85
Evaluation Kit for FPD-Link Family of Serializer and Deserializer LVDS Devices
Estado del ciclo de vida: Activo (Recomendado para nuevos diseños)
Notas de aplicación
- Improving the Robustness of Channel Link Designs with Channel Link II Ser/Des (Rev. A)PDF, 62 Kb, Revisión: A, Archivo publicado: abr 26, 2013
This application note discusses how system designers are able to use Channel Link II ser/Des to improve old and new channel link designs. - CHANNEL LINK Moving and Shaping Information In Point-To-Point ApplicationsPDF, 269 Kb, Archivo publicado: oct 5, 1998
- Multi-Drop Channel-Link OperationPDF, 212 Kb, Archivo publicado: oct 4, 2004
- Receiver Skew Margin for Channel Link I and FPD Link I DevicesPDF, 418 Kb, Archivo publicado: enero 13, 2016
- AN-1108 Channel-Link PCB and Interconnect Design-In GuidelinesPDF, 245 Kb, Archivo publicado: mayo 15, 2004
Application Note 1108 Channel-Link PCB and Interconnect Design-In Guidelines
Linea modelo
Serie: DS90CR285 (4)
- DS90CR285MTD DS90CR285MTD/NOPB DS90CR285MTDX DS90CR285MTDX/NOPB
Clasificación del fabricante
- Semiconductors > Interface > LVDS/M-LVDS/PECL > SerDes/Channel-Link