Datasheet Texas Instruments DS90CR217 — Ficha de datos

FabricanteTexas Instruments
SerieDS90CR217
Datasheet Texas Instruments DS90CR217

Transmisor de enlace de canal de 21 bits LVDS estroboscópico de datos de borde ascendente + 3.3V - 85 MHz

Hojas de datos

DS90CR217 +3.3V Rising Edge Data Strobe LVDS 21-Bit Channel Link - 85 MHz datasheet
PDF, 944 Kb, Revisión: A, Archivo publicado: feb 19, 2013
Extracto del documento

Precios

Estado

DS90CR217MTDDS90CR217MTD/NOPBDS90CR217MTDX/NOPB
Estado del ciclo de vidaNRND (No recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)Activo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricanteNoNo

Embalaje

DS90CR217MTDDS90CR217MTD/NOPBDS90CR217MTDX/NOPB
N123
Pin484848
Package TypeDGGDGGDGG
Industry STD TermTSSOPTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-GR-PDSO-G
Package QTY38381000
CarrierTUBETUBELARGE T&R
Device Marking>BDS90CR217MTDDS90CR217MTD
Width (mm)6.16.16.1
Length (mm)12.512.512.5
Thickness (mm)1.151.151.15
Pitch (mm).5.5.5
Max Height (mm)1.21.21.2
Mechanical DataDescargarDescargarDescargar

Paramétricos

Parameters / ModelsDS90CR217MTD
DS90CR217MTD
DS90CR217MTD/NOPB
DS90CR217MTD/NOPB
DS90CR217MTDX/NOPB
DS90CR217MTDX/NOPB
Clock Max, MHz858585
Clock Min, MHz202020
Compression Ratio21 to 321 to 321 to 3
Data Throughput, Mbps178517851785
ESD, kV777
FunctionSerializerSerializerSerializer
Input CompatibilityLVCMOSLVCMOSLVCMOS
Operating Temperature Range, C-10 to 70-10 to 70-10 to 70
Output CompatibilityLVDSLVDSLVDS
Package GroupTSSOPTSSOPTSSOP
Package Size: mm2:W x L, PKG48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)
Parallel Bus Width, bits212121
ProtocolsChannel-Link IChannel-Link IChannel-Link I
RatingCatalogCatalogCatalog
Supply Voltage(s), V3.33.33.3

Plan ecológico

DS90CR217MTDDS90CR217MTD/NOPBDS90CR217MTDX/NOPB
RoHSSee ti.comObedienteObediente

Notas de aplicación

  • Improving the Robustness of Channel Link Designs with Channel Link II Ser/Des (Rev. A)
    PDF, 62 Kb, Revisión: A, Archivo publicado: abr 26, 2013
    This application note discusses how system designers are able to use Channel Link II ser/Des to improve old and new channel link designs.
  • CHANNEL LINK Moving and Shaping Information In Point-To-Point Applications
    PDF, 269 Kb, Archivo publicado: oct 5, 1998
  • Multi-Drop Channel-Link Operation
    PDF, 212 Kb, Archivo publicado: oct 4, 2004
  • Receiver Skew Margin for Channel Link I and FPD Link I Devices
    PDF, 418 Kb, Archivo publicado: enero 13, 2016
  • AN-1108 Channel-Link PCB and Interconnect Design-In Guidelines
    PDF, 245 Kb, Archivo publicado: mayo 15, 2004
    Application Note 1108 Channel-Link PCB and Interconnect Design-In Guidelines

Linea modelo

Clasificación del fabricante

  • Semiconductors> Interface> Serializer, Deserializer> Channel Link I