Datasheet Texas Instruments CDCVF857DGGR — Ficha de datos
Fabricante | Texas Instruments |
Serie | CDCVF857 |
Numero de parte | CDCVF857DGGR |
Controlador de reloj DDR de bucle de bloqueo de fase de 2.5 V 48-TSSOP -40 a 85
Hojas de datos
2.5V Phase-Lock Loop Clock Driver datasheet
PDF, 1.0 Mb, Revisión: F, Archivo publicado: mayo 11, 2007
Extracto del documento
Precios
Estado
Estado del ciclo de vida | Activo (Recomendado para nuevos diseños) |
Disponibilidad de muestra del fabricante | Sí |
Embalaje
Pin | 48 |
Package Type | DGG |
Industry STD Term | TSSOP |
JEDEC Code | R-PDSO-G |
Package QTY | 2000 |
Carrier | LARGE T&R |
Device Marking | CDCVF857 |
Width (mm) | 6.1 |
Length (mm) | 12.5 |
Thickness (mm) | 1.15 |
Pitch (mm) | .5 |
Max Height (mm) | 1.2 |
Mechanical Data | Descargar |
Paramétricos
Absolute Jitter (Peak-to-Peak Cycle or Period Jitter) | 30 ps |
Number of Outputs | 10 |
Operating Frequency Range(Max) | 220 MHz |
Operating Frequency Range(Min) | 60 MHz |
Operating Temperature Range | -40 to 85 C |
Package Group | TSSOP |
Package Size: mm2:W x L | 48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) PKG |
Rating | Catalog |
VCC | 2.5 V |
t(phase error) | 50 ps |
tsk(o) | 75 ps |
Plan ecológico
RoHS | Obediente |
Linea modelo
Serie: CDCVF857 (12)
Clasificación del fabricante
- Semiconductors > Clock and Timing > Clock Buffers > Zero Delay Buffers