Datasheet Texas Instruments CDCV857A — Ficha de datos
Fabricante | Texas Instruments |
Serie | CDCV857A |
Controlador de reloj de bucle de bloqueo de fase SSTL-II de 2.5V para aplicaciones DRAM síncronas de doble velocidad de datos
Hojas de datos
2.5-V Phase Lock Loop Clock Driver datasheet
PDF, 383 Kb, Revisión: A, Archivo publicado: sept 11, 2002
Extracto del documento
Precios
Estado
CDCV857ADGG | CDCV857ADGGG4 | CDCV857ADGGR | CDCV857ADGGRG4 | |
---|---|---|---|---|
Estado del ciclo de vida | NRND (No recomendado para nuevos diseños) | NRND (No recomendado para nuevos diseños) | NRND (No recomendado para nuevos diseños) | NRND (No recomendado para nuevos diseños) |
Disponibilidad de muestra del fabricante | No | No | No | No |
Embalaje
CDCV857ADGG | CDCV857ADGGG4 | CDCV857ADGGR | CDCV857ADGGRG4 | |
---|---|---|---|---|
N | 1 | 2 | 3 | 4 |
Pin | 48 | 48 | 48 | 48 |
Package Type | DGG | DGG | DGG | DGG |
Industry STD Term | TSSOP | TSSOP | TSSOP | TSSOP |
JEDEC Code | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G |
Package QTY | 40 | 40 | 2000 | 2000 |
Carrier | TUBE | TUBE | LARGE T&R | LARGE T&R |
Device Marking | CDCV857A | CDCV857A | CDCV857A | CDCV857A |
Width (mm) | 6.1 | 6.1 | 6.1 | 6.1 |
Length (mm) | 12.5 | 12.5 | 12.5 | 12.5 |
Thickness (mm) | 1.15 | 1.15 | 1.15 | 1.15 |
Pitch (mm) | .5 | .5 | .5 | .5 |
Max Height (mm) | 1.2 | 1.2 | 1.2 | 1.2 |
Mechanical Data | Descargar | Descargar | Descargar | Descargar |
Plan ecológico
CDCV857ADGG | CDCV857ADGGG4 | CDCV857ADGGR | CDCV857ADGGRG4 | |
---|---|---|---|---|
RoHS | Obediente | Obediente | Obediente | Obediente |
Notas de aplicación
- Design Considerations for TI's CDCV857/CDCV857A/CDCV855 DRR PLL (Rev. A)PDF, 362 Kb, Revisión: A, Archivo publicado: nov 20, 2005
Linea modelo
Serie: CDCV857A (4)
Clasificación del fabricante
- Semiconductors> Clock and Timing> Clock Buffers> Zero Delay Buffers