Datasheet Texas Instruments CDCV855 — Ficha de datos
Fabricante | Texas Instruments |
Serie | CDCV855 |
Controlador de reloj 1: 4 DDR PLL
Hojas de datos
2.5-V Phase-Lock Loop Clock Driver datasheet
PDF, 759 Kb, Revisión: A, Archivo publicado: dic 12, 2002
Extracto del documento
Precios
Estado
CDCV855IPW | CDCV855IPWG4 | CDCV855IPWR | CDCV855IPWRG4 | CDCV855PW | CDCV855PWG4 | CDCV855PWR | CDCV855PWRG4 | |
---|---|---|---|---|---|---|---|---|
Estado del ciclo de vida | NRND (No recomendado para nuevos diseños) | NRND (No recomendado para nuevos diseños) | NRND (No recomendado para nuevos diseños) | NRND (No recomendado para nuevos diseños) | NRND (No recomendado para nuevos diseños) | NRND (No recomendado para nuevos diseños) | NRND (No recomendado para nuevos diseños) | NRND (No recomendado para nuevos diseños) |
Disponibilidad de muestra del fabricante | No | No | No | No | No | No | No | No |
Embalaje
CDCV855IPW | CDCV855IPWG4 | CDCV855IPWR | CDCV855IPWRG4 | CDCV855PW | CDCV855PWG4 | CDCV855PWR | CDCV855PWRG4 | |
---|---|---|---|---|---|---|---|---|
N | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 |
Pin | 28 | 28 | 28 | 28 | 28 | 28 | 28 | 28 |
Package Type | PW | PW | PW | PW | PW | PW | PW | PW |
Industry STD Term | TSSOP | TSSOP | TSSOP | TSSOP | TSSOP | TSSOP | TSSOP | TSSOP |
JEDEC Code | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G |
Package QTY | 50 | 50 | 2000 | 2000 | 50 | 50 | 2000 | 2000 |
Carrier | TUBE | TUBE | LARGE T&R | LARGE T&R | TUBE | TUBE | LARGE T&R | LARGE T&R |
Device Marking | CDCV855-I | CDCV855-I | CDCV855-I | CDCV855-I | CDCV855 | CDCV855 | CDCV855 | CDCV855 |
Width (mm) | 4.4 | 4.4 | 4.4 | 4.4 | 4.4 | 4.4 | 4.4 | 4.4 |
Length (mm) | 9.7 | 9.7 | 9.7 | 9.7 | 9.7 | 9.7 | 9.7 | 9.7 |
Thickness (mm) | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
Pitch (mm) | .65 | .65 | .65 | .65 | .65 | .65 | .65 | .65 |
Max Height (mm) | 1.2 | 1.2 | 1.2 | 1.2 | 1.2 | 1.2 | 1.2 | 1.2 |
Mechanical Data | Descargar | Descargar | Descargar | Descargar | Descargar | Descargar | Descargar | Descargar |
Plan ecológico
CDCV855IPW | CDCV855IPWG4 | CDCV855IPWR | CDCV855IPWRG4 | CDCV855PW | CDCV855PWG4 | CDCV855PWR | CDCV855PWRG4 | |
---|---|---|---|---|---|---|---|---|
RoHS | Obediente | Obediente | Obediente | Obediente | Obediente | Obediente | Obediente | Obediente |
Notas de aplicación
- Design Considerations for TI's CDCV857/CDCV857A/CDCV855 DRR PLL (Rev. A)PDF, 362 Kb, Revisión: A, Archivo publicado: nov 20, 2005
Linea modelo
Serie: CDCV855 (8)
Clasificación del fabricante
- Semiconductors> Clock and Timing> Clock Buffers> Zero Delay Buffers