Datasheet Texas Instruments SN74S112AD — Ficha de datos
Fabricante | Texas Instruments |
Serie | SN74S112A |
Numero de parte | SN74S112AD |
Chanclas de doble JK de borde negativo disparado con claro y preestablecido 16-SOIC 0 a 70
Hojas de datos
Dual J-K Negative-Edge-Triggered Flip-Flops With Preset And Clear datasheet
PDF, 1.3 Mb, Archivo publicado: marzo 1, 1988
Extracto del documento
Precios
Estado
Estado del ciclo de vida | Obsoleto (El fabricante ha interrumpido la producción del dispositivo) |
Disponibilidad de muestra del fabricante | No |
Embalaje
Pin | 16 |
Package Type | D |
Industry STD Term | SOIC |
JEDEC Code | R-PDSO-G |
Width (mm) | 3.91 |
Length (mm) | 9.9 |
Thickness (mm) | 1.58 |
Pitch (mm) | 1.27 |
Max Height (mm) | 1.75 |
Mechanical Data | Descargar |
Paramétricos
Approx. Price (US$) | 0.82 | 1ku |
Bits(#) | 2 |
F @ Nom Voltage(Max)(Mhz) | 50 |
ICC @ Nom Voltage(Max)(mA) | 6 |
Input Type | TTL |
Output Drive (IOL/IOH)(Max)(mA) | -1/20 |
Output Type | TTL |
Package Group | SOIC |
Package Size: mm2:W x L (PKG) | See datasheet (PDIP) |
Rating | Catalog |
Schmitt Trigger | No |
Technology Family | S |
VCC(Max)(V) | 5.25 |
VCC(Min)(V) | 4.75 |
Voltage(Nom)(V) | 5 |
tpd @ Nom Voltage(Max)(ns) | 20 |
Plan ecológico
RoHS | Desobediente |
Pb gratis | No |
Linea modelo
Serie: SN74S112A (3)
- SN74S112AD SN74S112AN SN74S112AN3
Clasificación del fabricante
- Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop