Datasheet Texas Instruments CD74HCT109M — Ficha de datos
Fabricante | Texas Instruments |
Serie | CD74HCT109 |
Numero de parte | CD74HCT109M |
Chanclas JK de alta velocidad CMOS Logic Dual-Edge-Triggered con ajuste y reinicio 16-SOIC -55 a 125
Hojas de datos
CD54HC109, CD74HC109, CD54HCT109, CD74HCT109 datasheet
PDF, 458 Kb, Revisión: E, Archivo publicado: oct 13, 2003
Extracto del documento
Precios
Estado
Estado del ciclo de vida | Activo (Recomendado para nuevos diseños) |
Disponibilidad de muestra del fabricante | No |
Embalaje
Pin | 16 |
Package Type | D |
Industry STD Term | SOIC |
JEDEC Code | R-PDSO-G |
Package QTY | 40 |
Carrier | TUBE |
Device Marking | HCT109M |
Width (mm) | 3.91 |
Length (mm) | 9.9 |
Thickness (mm) | 1.58 |
Pitch (mm) | 1.27 |
Max Height (mm) | 1.75 |
Mechanical Data | Descargar |
Paramétricos
Bits | 2 |
F @ Nom Voltage(Max) | 25 Mhz |
ICC @ Nom Voltage(Max) | 0.04 mA |
Output Drive (IOL/IOH)(Max) | -6/6 mA |
Package Group | SOIC |
Package Size: mm2:W x L | 16SOIC: 59 mm2: 6 x 9.9(SOIC) PKG |
Rating | Catalog |
Schmitt Trigger | No |
Technology Family | HCT |
VCC(Max) | 5.5 V |
VCC(Min) | 4.5 V |
Voltage(Nom) | 5 V |
tpd @ Nom Voltage(Max) | 50 ns |
Plan ecológico
RoHS | Obediente |
Notas de aplicación
- Power-Up Behavior of Clocked Devices (Rev. A)PDF, 34 Kb, Revisión: A, Archivo publicado: feb 6, 2015
Linea modelo
Serie: CD74HCT109 (5)
- CD74HCT109E CD74HCT109EE4 CD74HCT109M CD74HCT109M96 CD74HCT109MG4
Clasificación del fabricante
- Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop