Datasheet Texas Instruments SN74AUP1G125DRLR — Ficha de datos

FabricanteTexas Instruments
SerieSN74AUP1G125
Numero de parteSN74AUP1G125DRLR
Datasheet Texas Instruments SN74AUP1G125DRLR

Compuerta intermedia de bus único de baja potencia con salida de 3 estados 5-SOT-5X3 -40 a 85

Hojas de datos

SN74AUP1G125 Low-Power Single Bus Buffer Gate With 3-State Output datasheet
PDF, 1.7 Mb, Revisión: N, Archivo publicado: jul 10, 2017
Extracto del documento

Precios

Estado

Estado del ciclo de vidaActivo (Recomendado para nuevos diseños)
Disponibilidad de muestra del fabricante

Embalaje

Pin55
Package TypeDRLDRL
Industry STD TermSOT-5X3SOT-5X3
JEDEC CodeR-PDSO-NR-PDSO-N
Package QTY40004000
CarrierLARGE T&RLARGE T&R
Device MarkingHMRHM7
Width (mm)1.21.2
Length (mm)1.61.6
Thickness (mm).55.55
Pitch (mm).5.5
Max Height (mm).6.6
Mechanical DataDescargarDescargar

Paramétricos

3-State OutputYes
Bits1
F @ Nom Voltage(Max)100 Mhz
Gate TypeBUFFER
ICC @ Nom Voltage(Max)0.0009 mA
LogicTrue
Operating Temperature Range-40 to 85 C
Output Drive (IOL/IOH)(Max)4/-4 mA
Package GroupSOT-5X3
Package Size: mm2:W x L5SOT-5X3: 3 mm2: 1.6 x 1.6(SOT-5X3) PKG
RatingCatalog
Schmitt TriggerNo
Special FeaturesIOFF,low power consumption,low tpd,3-state
Sub-FamilyNon-Inverting Buffer/Driver
Technology FamilyAUP
VCC(Max)3.6 V
VCC(Min)0.8 V
Voltage(Nom)0.8,1.2,1.5,1.8,2.5,3.3 V
tpd @ Nom Voltage(Max)29,18.7,12.5,10.1,7.2,6 ns

Plan ecológico

RoHSObediente

Notas de aplicación

  • Designing and Manufacturing with TI's X2SON Packages
    PDF, 134 Kb, Archivo publicado: agosto 23, 2017
  • Understanding Schmitt Triggers
    PDF, 80 Kb, Archivo publicado: sept 21, 2011

Linea modelo

Clasificación del fabricante

  • Semiconductors > Logic > Little Logic